EETOP 创芯网论坛

便捷登录,只需一步

找回密码

  登录   注册  

搜帖子
电子实例资料:如何改善测量精度 | 有奖:300信元+15个小米电动牙刷
查看: 125|回复: 1
打印 上一主题 下一主题

[求助] 关于ADC加入噪声仿真低频分量提升的问题

[复制链接]
跳转到指定楼层
1#
发表于 2020-5-12 16:49:07 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 nm2012 于 2020-5-12 16:50 编辑


左边一张图是不加入噪声仿真结果,右边图是加入噪声的仿真结果,可以看出低频分量明显提升了,请问各位有经验的大牛,这个现象可能是由什么原因导致的
目前电路里除了ADC core以外,输入buffer,真实时钟全部引入了,按照我的理解,加入噪声应该只是把噪底提高,不应该会引发低频分量提升的问题。我仔细看了下,所有电路的偏置都建立了起来。求助,thx
2#
发表于 2020-5-12 20:18:42 | 只看该作者
你加入噪声是怎么加入的,是transient noise?那自然会加入1/f噪声提高低频
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询 |  EETOP 创芯网 ( )

GMT+8, 2020-5-26 11:45 , Processed in 0。063250 second(s), 10 queries , Gzip On, Redis On。

Powered by X3.4

© 2001-2017

快速回复 返回顶部 返回列表
彩宝彩票平台 江苏快3 广东快乐十分 河南快3 甘肃快3 河南快3 江西快3 奔驰彩票开奖 湖北快3 极速3D彩票